چطور این مقاله مهندسی کامپیوتر و IT را دانلود کنم؟
فایل انگلیسی این مقاله با شناسه 2008508 رایگان است. ترجمه چکیده این مقاله مهندسی کامپیوتر و IT در همین صفحه قابل مشاهده است. شما می توانید پس از بررسی این دو مورد نسبت به خرید و دانلود مقاله ترجمه شده اقدام نمایید
حجم فایل انگلیسی :
124 Kb
حجم فایل فارسی :
312 کیلو بایت
نوع فایل های ضمیمه :
Pdf+Word
کلمه عبور همه فایلها :
www.daneshgahi.com
عنوان فارسي
ارائه ی یک جمع کننده ی پرسرعت و کم قدرتِ جدید برای ارقامِ باینریِ باعلامت
عنوان انگليسي
A Novel High-Speed Low-Power Binary Signed-Digit Adder
نویسنده/ناشر/نام مجله
16th CSI International Symposium on Computer Architecture and Digital Systems
این مقاله چند صفحه است؟
این مقاله ترجمه شده مهندسی کامپیوتر و IT شامل 5 صفحه انگلیسی به صورت پی دی اف و 13 صفحه متن فارسی به صورت ورد تایپ شده است
چکیده
یکی از مهمترین عملیات محاسباتی، محاسبات دیجیتال است. بهینه سازی سرعت جمع کننده ها و همچنین قدرت و ناحیه ی تحت پوشش آنها، یک کار چالش برانگیز است. برای این منظور، سیستم های بیشماری در بخش ادبیات پژوهشی ارائه شده است. در این مقاله ما افزونه ی جدیدی را برای جمع کننده ی باینری پیشنهاد میکنیم که برای جمع کردنِ ارقامِ باعلامت از آن استفاده میشود. این جمع کننده نه تنها عملوندهای ورودی را کدگذاری میکند بلکه همچنین از ساختار یک جمع کننده ی کارآمد جدید نیز بهره میبرد. با استفاده از این تکنیک ما میتوانیم جمع کننده های کم قدرتی را تولید کنیم که با سرعت بالا، قادر به جمعِ ارقام با علامت میباشند. مقایسه ها نشان می دهد که کاهش قدرت و کاهش سطح، هر دو در FPGA و طراحیِ ابزار دیدِ Synopsys تاثیر دارند.
1-مقدمه
عملیات جمع نقش مهمی را در عملیات محاسبات دیجیتال مانند ضرب و تقسیم ایفا میکند. با این حال، انتشار رقم نقلی، مسئله مهمی است که علاوه بر عملیات به طول عملوند نیز بستگی دارد. نتیجه ی این مورد بیشتر در مدارهای پیچیده تر و کم سرعت قابل مشاهده میباشد.
با استفاده از بازنمایی های بیش از حد مانند، رقمِ علامتدارِ باینری (BSD) و سیستم های اعداد رقمیِ علامت دارِ مبنای بالا، میتوانیم در عملیات محاسباتی، انتشار رقم نقلی را حذف نماییم [1-3]. بهمنظور سازماندهیِ جمع کننده های زمان ثابت از بازنمایی BSD استفاده میشود؛ زیرا در بازنمایی BSD از عملیات جمع بدون رقم نقلی و همچنین طرح منظم VLSI استفاده میشود. بازنمایی های افزونه نیز دارای مزایایی در سیستم عددی باقی مانده میباشند [4-8]. بنابراین، مهم است که از یک کدگذاری مناسب و طراحی کارآمد برای جمع BSD استفاده کنیم...
جمع کننده ارقامِ باینریِ باعلامت
:کلمات کلیدی
Abstract
Addition is one of the most important arithmetic operations in digital computation. Optimization of adders’ speed, power, and area is a challenging task. To this end, redundant number system has been proposed in the literatures. In this paper, we propose a new redundant binary signed-digit adder that not only utilizes specific encoding for the input operands, but also uses a new efficient adder structure. Using this technique we can generate low power signed digit adders that perform fast additions. The comparisons show delay, power and area reduction both on FPGA and Synopsys Design Vision tool.
Keywords:
Redundant addition binary signed digit number system
سایر منابع مهندسی کامپیوتر و IT در زمینه جمع کننده